能效可达目前芯片百倍,imec 成功开发基于现有 CMOS 制造工具的超导处理器
IT之家 5 月 27 日消息,据外媒 IEEE Spectrum 近日报道,比利时 imec 微电子研究所成功开发出了基于现有 CMOS 制造工具的超导处理器。
该超导处理器的基本逻辑单元和 SRAM 缓存单元均基于一种名为“约瑟夫森结(Josephson junction)”的特殊结构。
imec 的超导处理器通过操纵约瑟夫森结产生的电压脉冲实现逻辑和存储操作,相较传统处理器拥有能效优势。
此外,传统处理器的大部分发热来自逻辑单元同存储器或其他逻辑单元之间的信息传递,但 imec 的新型处理器采用超导材料进行互联,电线电阻为 0,极大程度降低了通信过程中的能量损耗。
imec 的超导处理器需要在 4K(开尔文)的温度下才能工作而不至于整体失超,这意味着其需要强大的冷却系统。
但即使如此,在对 AI 算力的需求达到 10+ Petaflops 量级时,基于超导处理器的系统也将比基于英伟达 H200 的传统系统更为节能。
超导处理器的高能效优势将随着算力规模的提升进一步显现。根据报道中的估算,到 5 Exaflops AI 算力级别,基于超导处理器的系统将仅消耗传统系统不到 1% 的电力。
而在片外内存部分,imec 的超导处理器系统仍采用的是传统硅基 DRAM,不过也冷却到了 77K 以提升能效。超导处理器芯片与 DRAM 间采用特制玻璃桥连接,DRAM 通过定制连接器通往外部室温环境。
基于超导处理器的计算板便于堆叠,imec 预估首代产品将包括 100 块计算板。这个超导计算集群的三维仅有 20*20*12cm,与一个鞋盒大致相当,但却能提供 20 Exaflops BF16 算力,同时功耗仅为 500kW。
超导处理器集群将使更为袖珍的 AI 数据中心成为可能,简化将 AI 算力部署到离算力需求更近位置的流程,同时也方便与同样建立在超导技术上的量子计算机无缝集成。
IT之家在文末附上相关论文预印本链接,有兴趣的伙伴可点击进一步了解:
广告声明:文内含有的对外跳转链接(包括不限于超链接、二维码、口令等形式),用于传递更多信息,节省甄选时间,结果仅供参考,IT之家所有文章均包含本声明。