不用 Arm 架构,高通联合谷歌开发 RISC-V 骁龙 Wear 芯片
IT之家 10 月 17 日消息,高通今日发布新闻稿,声称正与谷歌合作开发基于 RISC-V 架构的 Snapdragon Wear 芯片,这款新芯片将用于下一代 Wear OS 手表。
IT之家注:RISC-V 是 x86、Arm 之外的第三大 CPU 架构,此前 RISC-V International 首席执行官 Calista Redmond 曾声称“作为全球标准,RISC-V 不受任何单一公司或国家的控制”。
高通计划在全球范围内商业化基于 RISC-V 的可穿戴解决方案,而 RISC-V Snapdragon Wear 芯片据称将实现“定制核心、低功耗、高性能”等智能手表必备的因素。
Wear OS by Google 总经理 Bjorn Kilburn 表示,“高通一直是 Wear OS 生态系统的支柱,为我们的许多 OEM 合作伙伴提供高性能、低功耗的系统,我们很高兴扩大与高通的合作,并推出基于 RISC-V 的可穿戴解决方案。”
据悉,高通和谷歌最近启动了 RISC-V 软件生态系统(RISE),正逐步推动一系列 RISC-V 硬件开发。
作为开源指令集架构(ISA),RISC-V 鼓励创新,允许任何公司开发完全定制的核心。
这使更多公司能够进入市场,从而令业界实现更多创新和竞争。
RISC-V 的开放性、灵活性和可扩展性使整个价值链受益,从硅供应商到 OEM、终端设备和消费者。
市面上最新的 RISC-V 芯片在性能和功能方面仍然不及旗舰级 Arm 架构的处理器,但高通和谷歌的智能手表公告表明,这两家公司认为 RISC-V 芯片已经为可穿戴设备做好了准备,而 RISC-V 架构的开放性也相对更能控制设备成本。
相关阅读:
广告声明:文内含有的对外跳转链接(包括不限于超链接、二维码、口令等形式),用于传递更多信息,节省甄选时间,结果仅供参考,IT之家所有文章均包含本声明。